WikiDer > NCR 53C9x

NCR 53C9x
Контроллер SCSI NCR 53C94 в PLCC-84 упаковка.

В NCR 53C9x это семейство специализированных интегральных схем (ASIC) производства бывшего Корпорация NCR и другие для реализации SCSI (стандартный интерфейс небольшого компьютера) аппаратный протокол шины и освобождает хост-систему от работы, необходимой для последовательного выполнения шины SCSI. 53C9x был недорогим решением и поэтому получил широкое распространение в OEM-производители в различных материнская плата и конструкции периферийных устройств. У оригинального 53C90 не хватало прямой доступ к памяти (DMA), упущение, которое было устранено в 53C90A и последующих версиях.

53C90 (A) поддерживает SCSI-1 протокол, реализованный 8-битной параллельной шиной SCSI и 8-битной шиной передачи данных хоста. Добавлен 53C94 SCSI-2 к функциям 53C90A, а в 53C96 добавлена ​​поддержка дифференциал высокого напряжения (HVD) параллельная шина. В 53CF94 и 53CF96 также реализованы большие размеры передачи и синхронная скорость шины SCSI 20 МБ / с (так называемая ультра-SCSI протокол). Все элементы типа 53C94 / 96 поддерживают передачу по 8- и 16-битной шине через программируемый ввод / вывод (PIO) и DMA.[1]

QLogic FAS216 и Эмулекс Чипы ESP100 - это незаменимая замена для NCR 53C94. 53C90A и 53C (F) 94/96 также производились по лицензии компанией Продвинутые микроустройства (AMD).[2]

Список систем, в которые входил контроллер 53C9x, включает:

53C94

53C96

Смотрите также

Рекомендации

  1. ^ Публикация AMD 17348, редакция B, май 1993 г.
  2. ^ Публикация AMD 17348, редакция B, май 1993 г.