WikiDer > R6000
Эта статья включает Список ссылок, связанное чтение или внешняя ссылка, но его источники остаются неясными, потому что в нем отсутствует встроенные цитаты. (Февраль 2014) (Узнайте, как и когда удалить этот шаблон сообщения) |
В R6000 это микропроцессор набор микросхем разработан Компьютерные системы MIPS который реализовал MIPS II архитектура набора команд (ЭТО). Набор микросхем состоял из микропроцессора R6000, блока с плавающей запятой R6010 и контроллера системной шины R6020. R6000 был первой реализацией MIPS II ISA.
R6000 был реализован с эмиттерная логика (ECL). В середине-конце 1980-х годов была тенденция к внедрению высокопроизводительных микропроцессоров с высокоскоростной логикой, такой как ECL. Поскольку MIPS был басни компании чипсет R6000 был сфабрикованный к Биполярная интегрированная технология.
У R6000 было мало пользователей. Системы управления данными (CDS) использовали версию с частотой 80 МГц в своем высокопроизводительном сервере InforServer серии 4680-300. MIPS использовала R6000 в своих серверах RC6260 и RC6280.
Рекомендации
- «Набор микросхем MIPS реализует полный ЦП ECL». (Декабрь 1989 г.). Отчет микропроцессора. С. 1, 14–19.
- Horowitz, M. et al. (1990). "Регистровый файл ECL, 3,5 нс, 1 Вт". Дайджест технических документов ISSCCС. 68–59, 267.
- Робертс, Д .; Мирянин, Т .; Тейлор, Г. (1990). «Микропроцессор ECL RISC, предназначенный для двухуровневой кэш-памяти». Compcon Spring '90 Digest of Technical PapersС. 228–231.
- Торсон, М. (январь 1990 г.). «Контроллер шины ECL достигает 266 Мбайт / с». Отчет микропроцессора. С. 12–13.