WikiDer > PCI Express
Периферийный компонент Interconnect Express | |
Логотип PCI Express | |
Год создания | 2003 |
---|---|
Создан | |
Заменяет | |
Ширина в битах | 1 на полосу (до 16 полос) |
Нет. устройств | 1 на каждой конечной точке каждого соединения.[а] |
Скорость | Двойной симплекс (в каждом направлении); примеры в однополосной (x1) и 16-полосной (x16):
|
Стиль | Серийный |
Интерфейс горячего подключения | да (ExpressCard, Мобильный модуль PCI Express или CFexpress) |
Внешний интерфейс | да (с участием OCuLink или Внешний кабель PCI Express) |
Интернет сайт | pcisig |
PCI Express (Периферийный компонент Interconnect Express), официально сокращенно PCIe или PCI-e,[1] это высокоскоростной серийный компьютер шина расширения стандартный, призванный заменить старые PCI, PCI-X и AGP автобусные стандарты. Это обычное материнская плата интерфейс для персональных компьютеров ' видеокарты, накопитель на жестком диске хост-адаптеры, SSD, Wi-Fi и Ethernet аппаратные соединения.[2] PCIe имеет множество улучшений по сравнению со старыми стандартами, включая более высокую максимальную пропускную способность системной шины, меньшее количество выводов ввода-вывода и меньшую физическую площадь, лучшее масштабирование производительности для шинных устройств, более подробный механизм обнаружения ошибок и отчетности (Advanced Error Reporting, AER),[3] и родной горячая замена функциональность. Более поздние версии стандарта PCIe обеспечивают аппаратную поддержку для Виртуализация ввода-вывода.
Определяется количеством полос движения,[4] Электрический интерфейс PCI Express также используется во множестве других стандартов, в первую очередь ноутбук интерфейс карты расширения ExpressCard и компьютерные интерфейсы хранения SATA Экспресс, U.2 (SFF-8639) и M.2.
Спецификации формата поддерживаются и разрабатываются PCI-SIG (PCI Специальная группа по интересам), группа из более чем 900 компаний, которые также поддерживают обычный PCI технические характеристики.
Архитектура
Концептуально шина PCI Express представляет собой высокоскоростной серийный замена старой шины PCI / PCI-X.[6] Одно из ключевых отличий шины PCI Express от более старой шины PCI - это топология шины; PCI использует общий параллельно автобус архитектура, в которой хост PCI и все устройства совместно используют общий набор адресов, данных и линий управления. Напротив, PCI Express основан на двухточечной топология, с отдельными серийный ссылки, соединяющие каждое устройство с корневой комплекс (хозяин). Из-за топологии общей шины доступ к старой шине PCI является арбитражным (в случае нескольких мастеров) и ограничивается одним мастером за раз в одном направлении. Более того, старая схема синхронизации PCI ограничивает тактовую частоту шины самым медленным периферийным устройством на шине (независимо от устройств, участвующих в транзакции шины). Напротив, шина PCI Express поддерживает полнодуплексную связь между любыми двумя конечными точками без присущих ограничений на одновременный доступ через несколько конечных точек.
Что касается протокола шины, связь PCI Express инкапсулируется в пакеты. Работа по пакетированию и распаковке данных и трафика сообщений о состоянии выполняется на уровне транзакций порта PCI Express (описанном ниже). Радикальные различия в электрических сигналах и протоколе шины требуют использования другого механического форм-фактора и разъемов расширения (и, следовательно, новых материнских плат и новых плат адаптеров); Слоты PCI и слоты PCI Express не взаимозаменяемы. На программном уровне PCI Express сохраняет Обратная совместимость с PCI; Устаревшее системное программное обеспечение PCI может обнаруживать и настраивать новые устройства PCI Express без явной поддержки стандарта PCI Express, хотя новые функции PCI Express недоступны.
Канал PCI Express между двумя устройствами может иметь размер от одного до 32 переулки. В многополосном канале пакетные данные распределяются по полосам, а пиковая пропускная способность зависит от общей ширины канала. Количество полос автоматически согласовывается во время инициализации устройства и может быть ограничено любой конечной точкой. Например, однополосная карта PCI Express (x1) может быть вставлена в многополосный слот (x4, x8 и т. Д.), И цикл инициализации автоматически согласовывает максимальное количество взаимно поддерживаемых полос. Канал может динамически понижать свою конфигурацию для использования меньшего количества полос, обеспечивая отказоустойчивость в случае наличия плохих или ненадежных полос. Стандарт PCI Express определяет ширину канала x1, x2, x4, x8, x12, x16 и x32.[7] Это позволяет шине PCI Express обслуживать как чувствительные к стоимости приложения, где высокая пропускная способность не требуется, так и приложения, критичные к производительности, такие как трехмерная графика, сетевые (10 Гбит Ethernet или многопортовый Гигабитный Ethernet) и корпоративное хранилище (SAS или Fibre Channel). Слоты и разъемы определены только для подмножества этих значений ширины, при этом между шириной канала используется следующий больший размер физического слота.
Для сравнения: устройство PCI-X (133 МГц, 64 бита) и устройство PCI Express 1.0, использующее четыре полосы (x4), имеют примерно одинаковую пиковую скорость передачи данных в одном направлении, равную 1064 МБ / с. Шина PCI Express потенциально может работать лучше, чем шина PCI-X, в случаях, когда несколько устройств передают данные одновременно или если связь с периферийным устройством PCI Express нарушена. двунаправленный.
Соединить
Устройства PCI Express обмениваются данными через логическое соединение, называемое соединять[8] или ссылка на сайт. Связь - это канал связи точка-точка между двумя портами PCI Express, позволяющий им отправлять и получать обычные запросы PCI (конфигурация, ввод-вывод или чтение / запись памяти) и прерывает (INTx, MSI или MSI-X). На физическом уровне ссылка состоит из одного или нескольких переулки.[8] Низкоскоростные периферийные устройства (например, 802.11 Wi-Fi карта) используют однополосное соединение (x1), тогда как графический адаптер обычно использует гораздо более широкое и, следовательно, более быстрое соединение с 16 полосами (x16).
полоса дороги
Дорожка состоит из двух дифференциальная сигнализация пары, одна пара для приема данных, а другая для передачи. Таким образом, каждая полоса состоит из четырех проводов или сигнальные следы. Концептуально каждая полоса используется как полнодуплексный байтовый поток, транспортировка пакетов данных в восьмибитном «байтовом» формате одновременно в обоих направлениях между конечными точками ссылки.[9] Физические каналы PCI Express могут содержать от 1 до 16 полос, точнее 1, 4, 8 или 16 полос.[10][5]:4,5[8] Счетчики дорожек записываются с префиксом «x» (например, «x8» обозначает карту или слот с восемью дорожками), причем x16 - это самый большой размер, который обычно используется.[11] Размеры дорожек также обозначаются терминами «ширина» или «через», например, прорезь с восемью полосами движения может называться «на 8» или «шириной 8 полос».
Размеры механических карт см. ниже.
Последовательная шина
Эта секция не цитировать Любые источники. (Март 2018 г.) (Узнайте, как и когда удалить этот шаблон сообщения) |
Архитектура связанной последовательной шины была выбрана по сравнению с традиционной параллельной шиной из-за присущих ей ограничений, включая полудуплекс работы, избыточного количества сигналов и, по сути, более низкого пропускная способность из-за временной сдвиг. Синхронизация возникает из-за того, что отдельные электрические сигналы в параллельном интерфейсе проходят через проводники разной длины по потенциально разным печатная плата (PCB) слоев и, возможно, разных скорости сигнала. Несмотря на то, что они передаются одновременно как единый слово, сигналы на параллельном интерфейсе имеют разную продолжительность прохождения и достигают места назначения в разное время. Когда тактовый период интерфейса короче, чем самая большая разница во времени между поступлениями сигнала, восстановление переданного слова больше невозможно. Поскольку временной сдвиг по параллельной шине может составлять несколько наносекунд, результирующее ограничение полосы пропускания находится в диапазоне сотен мегагерц.
Последовательный интерфейс не демонстрирует временного сдвига, потому что существует только один дифференциальный сигнал в каждом направлении в каждой полосе, и нет внешнего синхросигнала, поскольку информация синхронизации встроена в сам последовательный сигнал. Таким образом, типичные ограничения полосы пропускания для последовательных сигналов находятся в диапазоне нескольких гигагерц. PCI Express является одним из примеров общей тенденции к замене параллельных шин последовательными межсоединениями; другие примеры включают Последовательный ATA (SATA), USB, Последовательный SCSI (SAS), FireWire (IEEE 1394) и RapidIO. В цифровом видео обычно используются следующие примеры: DVI, HDMI и DisplayPort.
Многоканальный последовательный дизайн увеличивает гибкость за счет возможности выделения меньшего количества полос для более медленных устройств.
Форм-факторы
PCI Express (стандарт)
Карта PCI Express помещается в слот своего физического размера или большего размера (с максимальным размером x16), но может не помещаться в меньший слот PCI Express; например, карта x16 может не поместиться в слот x4 или x8. В некоторых слотах используются разъемы с открытым концом, чтобы разрешить физически более длинные карты и согласовать наилучшее доступное электрическое и логическое соединение.
Число дорожек, фактически подключенных к слоту, также может быть меньше числа, поддерживаемого физическим размером слота. Примером является слот x16, который работает на x4, который принимает любую карту x1, x2, x4, x8 или x16, но обеспечивает только четыре полосы. Его спецификация может читаться как «x16 (режим x4)», в то время как обозначение «xsize @ xspeed» («x16 @ x4») также распространено. Преимущество состоит в том, что в такие слоты можно установить большее количество карт PCI Express, не требуя аппаратного обеспечения материнской платы для поддержки полной скорости передачи данных. Стандартные механические размеры: x1, x4, x8 и x16. Карты с другим количеством полос должны использовать следующий больший механический размер (т.е. карта x2 использует размер x4, или карта x12 использует размер x16).
Сами карты разработаны и изготовлены в различных размерах. Например, твердотельные накопители (SSD), которые поставляются в виде карт PCI Express, часто используют HHHL (половинная высота, половина длины) и FHHL (полная высота, половина длины), чтобы описать физические размеры карты.[13][14]
Тип карты PCI | Габаритные размеры высота × длина, не более | |
---|---|---|
(мм) | (в) | |
Полная длина | 111.15 × 312.00 | 4.376 × 12.283 |
Половина длины | 111.15 × 167.65 | 4.376 × 6.600 |
Низкопрофильный / тонкий | 68.90 × 167.65 | 2.731 × 6.600 |
Нестандартные форм-факторы видеокарты
Современный (с 2012 г.[15]) игры видеокарты обычно превышают высоту, а также толщину, указанную в стандарте PCI Express, из-за необходимости более мощных и тихих вентиляторы охлаждения, поскольку игровые видеокарты часто выделяют сотни ватт тепла.[16] Корпуса современных компьютеров часто шире, чтобы вместить эти более высокие карты, но не всегда. Поскольку полноразмерные карты (312 мм) встречаются редко, современные корпуса иногда не подходят для них. Толщина этих карт также обычно занимает пространство 2 слотов PCIe. Фактически, даже методика измерения карт различается у разных производителей, некоторые из них включают размер металлического кронштейна в размеры, а другие нет.
Например, 2020 Сапфир Карта имеет высоту 135 мм (без металлической планки), что на 28 мм превышает стандартную высоту PCIe.[17] Другая карта от XFX имеет толщину 55 мм (то есть 2,7 слота PCI при 20,32 мм), занимая 3 слота PCIe.[18] Видеокарта Asus GeForce RTX 3080 STRIX GAMING OC 10 ГБ представляет собой двухслотовую карту, имеющую размеры 318,5 x 140,1 x 57,8 мм, что превышает максимальную длину, высоту и толщину PCI Express соответственно.[19]
Распиновка
В следующей таблице указаны проводники с каждой стороны краевой соединитель на карте PCI Express. Сторона пайки печатная плата (PCB) - это сторона A, а сторона компонента - сторона B.[20] Контакты PRSNT1 # и PRSNT2 # должны быть немного короче остальных, чтобы карта с горячей заменой была вставлена полностью. Вывод WAKE # использует полное напряжение для вывода компьютера из спящего режима, но он должен быть тянул высоко из режима ожидания, чтобы указать, что карта поддерживает спящий режим.[21]
Штырь | Сторона B | Сторона А | Описание | Штырь | Сторона B | Сторона А | Описание | |
---|---|---|---|---|---|---|---|---|
1 | +12 В | PRSNT1 # | Должен подключаться к самому дальнему контакту PRSNT2 # | 50 | HSOp (8) | Зарезервированный | Дорожка 8 передает данные, + и - | |
2 | +12 В | +12 В | Контакты основного питания | 51 | HSOn (8) | Земля | ||
3 | +12 В | +12 В | 52 | Земля | HSIp (8) | Дорожка 8 принимает данные, + и - | ||
4 | Земля | Земля | 53 | Земля | HSIn (8) | |||
5 | SMCLK | TCK | SMBus и JTAG контакты порта | 54 | HSOp (9) | Земля | Дорожка 9 передает данные, + и - | |
6 | SMDAT | TDI | 55 | HSOn (9) | Земля | |||
7 | Земля | TDO | 56 | Земля | HSIp (9) | Дорожка 9 получает данные, + и - | ||
8 | +3,3 В | ТМС | 57 | Земля | HSIn (9) | |||
9 | TRST № | +3,3 В | 58 | HSOp (10) | Земля | Дорожка 10 передает данные, + и - | ||
10 | +3,3 В доп. | +3,3 В | Резервная мощность | 59 | HSOn (10) | Земля | ||
11 | ПРОБУДИТЕСЬ # | PERST # | Повторная активация ссылки; фундаментальный сброс | 60 | Земля | HSIp (10) | Дорожка 10 принимает данные, + и - | |
Ключевой вырез | 61 | Земля | HSIn (10) | |||||
12 | CLKREQ #[22] | Земля | Сигнал запроса часов | 62 | HSOp (11) | Земля | Дорожка 11 передает данные, + и - | |
13 | Земля | REFCLK + | Дифференциальная пара опорных часов | 63 | HSOn (11) | Земля | ||
14 | HSOp (0) | REFCLK− | Дорожка 0 передает данные, + и - | 64 | Земля | HSIp (11) | Дорожка 11 принимает данные, + и - | |
15 | HSOn (0) | Земля | 65 | Земля | HSIn (11) | |||
16 | Земля | HSIp (0) | Дорожка 0 принимает данные, + и - | 66 | HSOp (12) | Земля | Дорожка 12 передает данные, + и - | |
17 | PRSNT2 # | HSIn (0) | 67 | HSOn (12) | Земля | |||
18 | Земля | Земля | 68 | Земля | HSIp (12) | Дорожка 12 принимает данные, + и - | ||
Карты PCI Express x1 заканчиваются на выводе 18 | 69 | Земля | HSIn (12) | |||||
19 | HSOp (1) | Зарезервированный | Дорожка 1 передает данные, + и - | 70 | HSOp (13) | Земля | Дорожка 13 передает данные, + и - | |
20 | HSOn (1) | Земля | 71 | HSOn (13) | Земля | |||
21 | Земля | HSIp (1) | Дорожка 1 принимает данные, + и - | 72 | Земля | HSIp (13) | Дорожка 13 принимает данные, + и - | |
22 | Земля | HSIn (1) | 73 | Земля | HSIn (13) | |||
23 | HSOp (2) | Земля | Дорожка 2 передает данные, + и - | 74 | HSOp (14) | Земля | Дорожка 14 передает данные, + и - | |
24 | HSOn (2) | Земля | 75 | HSOn (14) | Земля | |||
25 | Земля | HSIp (2) | Дорожка 2 принимает данные, + и - | 76 | Земля | HSIp (14) | Дорожка 14 получает данные, + и - | |
26 | Земля | HSIn (2) | 77 | Земля | HSIn (14) | |||
27 | HSOp (3) | Земля | Дорожка 3 передает данные, + и - | 78 | HSOp (15) | Земля | Дорожка 15 передает данные, + и - | |
28 | HSOn (3) | Земля | 79 | HSOn (15) | Земля | |||
29 | Земля | HSIp (3) | Дорожка 3 принимает данные, + и - | 80 | Земля | HSIp (15) | Дорожка 15 принимает данные, + и - | |
30 | PWRBRK #[23] | HSIn (3) | 81 | PRSNT2 # | HSIn (15) | |||
31 | PRSNT2 # | Земля | 82 | Зарезервированный | Земля | |||
32 | Земля | Зарезервированный | ||||||
Карты PCI Express x4 заканчиваются на контакте 32 | ||||||||
33 | HSOp (4) | Зарезервированный | Дорожка 4 передает данные, + и - | |||||
34 | HSOn (4) | Земля | ||||||
35 | Земля | HSIp (4) | Дорожка 4 принимает данные, + и - | |||||
36 | Земля | HSIn (4) | ||||||
37 | HSOp (5) | Земля | Дорожка 5 передает данные, + и - | |||||
38 | HSOn (5) | Земля | ||||||
39 | Земля | HSIp (5) | Дорожка 5 принимает данные, + и - | |||||
40 | Земля | HSIn (5) | ||||||
41 | HSOp (6) | Земля | Дорожка 6 передает данные, + и - | |||||
42 | HSOn (6) | Земля | ||||||
43 | Земля | HSIp (6) | Дорожка 6 принимает данные, + и - | Легенда | ||||
44 | Земля | HSIn (6) | Контакт заземления | Опорный сигнал нулевого напряжения | ||||
45 | HSOp (7) | Земля | Дорожка 7 передает данные, + и - | Контакт питания | Подает питание на карту PCIe | |||
46 | HSOn (7) | Земля | Контакт карты с хостом | Сигнал с карты на материнскую плату | ||||
47 | Земля | HSIp (7) | Дорожка 7 принимает данные, + и - | Вывод от хоста к карте | Сигнал с материнской платы на карту | |||
48 | PRSNT2 # | HSIn (7) | Открытый сток | Может быть опущен или обнаружен несколькими картами | ||||
49 | Земля | Земля | Смысловой штифт | Связаны вместе на карточке | ||||
Карты PCI Express x8 заканчиваются на выводе 49 | Зарезервированный | В настоящее время не используется, не подключайтесь |
Мощность
Все карты PCI Express могут потреблять до 3 А в +3.3 V (9.9 W). Количество +12 В и общая мощность, которую они могут потреблять, зависят от типа карты:[24]:35–36[25]
- карты x1 ограничены до 0,5 А при +12 V (6 Вт) и 10 Вт вместе.
- карты x4 и шире ограничены до 2,1 А при +12 V (25 Вт) и 25 Вт вместе.
- Полноразмерная карта x1 может потреблять максимум 25 Вт после инициализации и настройки программного обеспечения как «устройство большой мощности».
- Полноразмерная видеокарта x16[21] может потреблять до 5,5 А при +12 V (66 Вт) и 75 Вт в сочетании после инициализации и настройки программного обеспечения как «устройство большой мощности».
Дополнительные разъемы добавляют 75 Вт (6-контактный) или 150 Вт (8-контактный) мощности +12 В, что в сумме дает до 300 Вт (2x75 Вт + 1x150 Вт).
- Вывод Sense0 соединен с землей кабелем или источником питания, или не находится на плате, если кабель не подключен.
- Контакт Sense1 соединен с землей с помощью кабеля или источника питания или плавает на плате, если кабель не подключен.
Некоторые карты используют два 8-контактных разъема, но по состоянию на 2018 год это еще не стандартизовано.[Обновить], поэтому на таких картах не должно быть официального логотипа PCI Express. Эта конфигурация обеспечивает общую мощность 375 Вт (1x75 Вт + 2x150 Вт) и, вероятно, будет стандартизирована PCI-SIG со стандартом PCI Express 4.0. 8-контактный разъем PCI Express можно спутать с EPS12V разъем, который в основном используется для питания SMP и многоядерных систем. Разъемы питания являются вариантами разъемов серии Molex Mini-Fit Jr. [26]
Булавки | Гнездо / розетка на кабеле PS | Заголовок с наружным / прямым углом на печатной плате |
---|---|---|
6-контактный | 45559-0002 | 45558-0003 |
8-контактный | 45587-0004 | 45586-0005, 45586-0006 |
6-контактный разъем питания (75 Вт)[27] | 8-контактный разъем питания (150 Вт)[28][29][30] | ||||
---|---|---|---|---|---|
Штырь | Описание | Штырь | Описание | ||
1 | +12 В | 1 | +12 В | ||
2 | Не подключен (обычно тоже +12 В) | 2 | +12 В | ||
3 | +12 В | 3 | +12 В | ||
4 | Sense1 (8-контактный подключен[A]) | ||||
4 | Земля | 5 | Земля | ||
5 | Смысл | 6 | Sense0 (6-контактный или 8-контактный подключены) | ||
6 | Земля | 7 | Земля | ||
8 | Земля |
- ^ Когда 6-контактный разъем вставлен в 8-контактное гнездо, карта уведомляется об отсутствии Sense1 что он может использовать только до 75 Вт.
Мини-карта PCI Express
Мини-карта PCI Express (также известен как Мини PCI Express, Mini PCIe, Мини PCI-E, mPCIe, и PEM), основанный на PCI Express, является заменой Мини PCI фактор формы. Он разработан PCI-SIG. Хост-устройство поддерживает как PCI Express, так и USB 2.0, и каждая карта может использовать любой из стандартных. Большинство портативных компьютеров, построенных после 2005 года, используют PCI Express для карт расширения; однако по состоянию на 2015 г.[Обновить], многие поставщики переходят к использованию более новых M.2 форм-фактор для этой цели.
Из-за различных размеров мини-карты PCI Express физически не совместимы со стандартными полноразмерными слотами PCI Express; однако существуют пассивные адаптеры, позволяющие использовать их в полноразмерных слотах.[31]
Физические размеры
Размеры мини-карт PCI Express составляют 30 мм x 50,95 мм (ширина x длина) для полной мини-карты. Есть 52-контактный краевой соединитель, состоящий из двух рядов, расположенных в шахматном порядке с шагом 0,8 мм. В каждом ряду восемь контактов, зазор, эквивалентный четырем контактам, а затем еще 18 контактов. Доски иметь толщину 1,0 мм, без учета компонентов. Также указывается «Half Mini Card» (иногда сокращенно HMC), имеющая примерно половину физической длины 26,8 мм.
Электрический интерфейс
Крайние разъемы PCI Express Mini Card обеспечивают несколько соединений и шин:
- PCI Express x1 (с SMBus)
- USB 2.0
- Провода к индикаторам диагностики беспроводной сети (т. Е. Wi-Fi) статус на шасси компьютера
- SIM карта для GSM и WCDMA приложения (сигналы UIM по спец.).
- Будущее расширение для другой полосы PCIe
- Питание 1,5 В и 3,3 В
Вариант Mini-SATA (mSATA)
Несмотря на общий форм-фактор Mini PCI Express, mSATA слот не обязательно электрически совместим с Mini PCI Express. По этой причине только некоторые ноутбуки совместимы с дисками mSATA. Большинство совместимых систем основаны на архитектуре процессора Intel Sandy Bridge с использованием платформы Huron River. Такие ноутбуки, как Lenovo ThinkPad серий T, W и X, выпущенные в марте – апреле 2011 года, поддерживают карту mSATA SSD в слоте для карты WWAN. ThinkPad Edge E220s / E420s и Lenovo IdeaPad Y460 / Y560 / Y570 / Y580 также поддерживают mSATA.[32]
Некоторые ноутбуки (особенно Asus Eee PC, то яблоко MacBook Air, а также Dell mini9 и mini10) используют вариант карты PCI Express Mini Card в качестве SSD. В этом варианте используются зарезервированные и несколько незарезервированных контактов для реализации сквозной передачи интерфейсов SATA и IDE, при этом остаются неизменными только USB, линии заземления и иногда основная шина PCIe x1.[33] Это делает флеш-накопители и твердотельные накопители miniPCIe, продаваемые для нетбуков, в значительной степени несовместимыми с настоящими реализациями PCI Express Mini.
Кроме того, длина типичного SSD Asus miniPCIe составляет 71 мм, поэтому модель Dell 51 мм часто (неправильно) называют половинной длиной. Настоящий 51-миллиметровый Mini PCIe SSD был анонсирован в 2009 году с двумя сложенными друг на друга слоями печатной платы, которые обеспечивают большую емкость хранения. Заявленный дизайн сохраняет интерфейс PCIe, что делает его совместимым со стандартным слотом mini PCIe. Ни один рабочий продукт еще не разработан.
У Intel есть множество системных плат для настольных ПК со слотом для мини-карты PCIe x1, которые обычно не поддерживают SSD mSATA. Список системных плат для настольных ПК, которые изначально поддерживают mSATA в слоте мини-карты PCIe x1 (обычно мультиплексируемом с портом SATA), представлен на сайте поддержки Intel.[34]
PCI Express M.2
M.2 заменяет стандарт mSATA и Mini PCIe.[35] Интерфейсы компьютерной шины, обеспечиваемые через разъем M.2, - это PCI Express 3.0 (до четырех полос), Serial ATA 3.0 и USB 3.0 (по одному логическому порту для каждого из двух последних). Изготовитель хоста или устройства M.2 должен выбрать, какие интерфейсы поддерживать, в зависимости от желаемого уровня поддержки хоста и типа устройства.
Внешний кабель PCI Express
Внешний кабель PCI Express (также известен как Внешний PCI Express, Кабельный PCI Express, или ePCIe) спецификации были выпущены PCI-SIG в феврале 2007 г.[36][37]
Стандартные кабели и разъемы были определены для линий связи x1, x4, x8 и x16 со скоростью передачи 250 МБ / с на полосу. PCI-SIG также ожидает, что норма увеличится до 500 МБ / с, как в PCI Express 2.0. Примером использования Cabled PCI Express является металлический корпус, содержащий несколько слотов PCIe и схему адаптера PCIe-to-ePCIe. Это устройство было бы невозможно, если бы не спецификация ePCIe.
PCI Express OCuLink
OCuLink (что означает «оптоволоконная линия связи», поскольку Cu это химический символ для Медь) - это расширение для «кабельной версии PCI Express», выступающее в роли конкурента версии 3 интерфейса Thunderbolt. Версия 1.0 OCuLink, выпущенная в октябре 2015 года, поддерживает до PCIe 3.0 x4 линий (8ГТ / с, 3,9 ГБ / с) по медному кабелю; а оптоволокно версия может появиться в будущем.[38][39]
OCuLink в последней версии имеет скорость до 16 ГТ / с (всего 8 ГБ / с для линий x4),[40] в то время как максимальная пропускная способность канала Thunderbolt 3 составляет 5 ГБ / с.
Производные формы
Многие другие форм-факторы используют или могут использовать PCIe. Они включают:
- Карточка низкой высоты
- ExpressCard: Преемник Карта ПК форм-фактор (с x1 PCIe и USB 2.0; с возможностью горячей замены)
- PCI Express ExpressModule: модульный форм-фактор с возможностью горячей замены, определенный для серверов и рабочих станций
- Карта XQD: Стандарт флэш-карты на основе PCI Express от Ассоциация CompactFlash с x2 PCIe
- CFexpress карта: флэш-карта на базе PCI Express от CompactFlash Association в трех форм-факторах, поддерживающая от 1 до 4 линий PCIe
- SD-карта: SD Express шина, представленная в версии 7.0 спецификации SD, использует канал x1 PCIe
- XMC: Подобно CMC/ЧВК форм-фактор (VITA 42.3)
- AdvancedTCA: Дополнение к CompactPCI для более крупных приложений; поддерживает топологии объединительной платы на основе последовательного интерфейса
- AMC: Дополнение к AdvancedTCA Технические характеристики; поддерживает модули процессора и ввода-вывода на платах ATCA (x1, x2, x4 или x8 PCIe).
- FeaturePak: Крошечный формат карты расширения (43 x 65 мм) для встраиваемых приложений и приложений с малым форм-фактором, который реализует два канала PCIe x1 на разъеме высокой плотности вместе с USB, I2C и до 100 точек ввода-вывода.
- Универсальный ввод-вывод: Вариант от Супер микрокомпьютер Inc разработан для использования в низкопрофильных шасси для монтажа в стойку.[41] У него перевернутая скоба разъема, поэтому она не может поместиться в обычный разъем PCI Express, но она совместима по контактам и может быть вставлена, если скоба будет снята.
- M.2 (ранее известный как NGFF)
- M-PCIe обеспечивает PCIe 3.0 на мобильных устройствах (таких как планшеты и смартфоны) через M-PHY физический слой.[42][38]
- U.2 (ранее известный как SFF-8639)
Разъем слота PCIe также может поддерживать протоколы, отличные от PCIe. Немного Чипсеты Intel серии 9xx поддержка Последовательный цифровой видеовыход, запатентованная технология, которая использует слот для передачи видеосигналов от центрального процессора интегрированная графика вместо PCIe, используя поддерживаемую надстройку.
Протокол уровня транзакций PCIe может также использоваться для некоторых других межсоединений, которые электрически не являются PCIe:
- Thunderbolt: Запатентованное межсоединение Intel, которое объединяет DisplayPort и протоколы PCIe в форм-факторе, совместимом с Mini DisplayPort. Thunderbolt 3.0 также сочетает в себе USB 3.1 и использует USB-C форм-фактор в отличие от Mini DisplayPort.
История и изменения
На ранней стадии разработки PCIe первоначально назывался HSI (для Высокоскоростное соединение), а имя было изменено на 3GIO (для Ввод / вывод 3-го поколения) прежде, чем окончательно остановиться на своем PCI-SIG имя PCI Express. Техническая рабочая группа назвала Рабочая группа арапахо (AWG) разработала стандарт. В первоначальных черновиках AWG состояла только из инженеров Intel; впоследствии AWG расширилась, включив в нее партнеров по отрасли.
С тех пор PCIe претерпел несколько больших и меньших изменений, улучшивших производительность и другие функции.
Версия | Вступление- дуцированный | Код строки | Перевод показатель[я][ii] | Пропускная способность[я][iii] | ||||
---|---|---|---|---|---|---|---|---|
x1 | x2 | x4 | x8 | x16 | ||||
1.0 | 2003 | 8b / 10b | 2.5 ГТ / с | 0.250 ГБ / с | 0,500 ГБ / с | 1.000 ГБ / с | 2.000 ГБ / с | 4.000 ГБ / с |
2.0 | 2007 | 8b / 10b | 5,0 ГТ / с | 0,500 ГБ / с | 1.000 ГБ / с | 2.000 ГБ / с | 4.000 ГБ / с | 8.000 ГБ / с |
3.0 | 2010 | 128b / 130b | 8,0 ГТ / с | 0,985 ГБ / с | 1,969 ГБ / с | 3,938 ГБ / с | 7,877 ГБ / с | 15,754 ГБ / с |
4.0 | 2017 | 128b / 130b | 16,0 ГТ / с | 1,969 ГБ / с | 3,938 ГБ / с | 7,877 ГБ / с | 15,754 ГБ / с | 31,508 ГБ / с |
5.0 | 2019 | 128b / 130b | 32,0 ГТ / с | 3,938 ГБ / с | 7,877 ГБ / с | 15,754 ГБ / с | 31,508 ГБ / с | 63,015 ГБ / с |
6.0 (планируется) | 2021 | 128b / 130b + ПАМ-4 + ECC | 64,0 ГТ / с | 7,877 ГБ / с | 15,754 ГБ / с | 31,508 ГБ / с | 63,015 ГБ / с | 126,031 ГБ / с |
- Заметки
- ^ а б В каждом направлении (каждая полоса представляет собой двойной симплексный канал).
- ^ Скорость передачи относится к скорости передачи данных в кодированном последовательном формате; 2,5 ГТ / с означает скорость последовательной передачи данных 2,5 Гбит / с.
- ^ Под пропускной способностью понимается скорость предварительно кодированных данных до кодирования 8b / 10b или 128b / 130b. Таким образом, скорость передачи 2,5 ГТ / с означает последовательный битрейт 2,5 Гбит / с, соответствующий пропускной способности 2,0 Гбит / с или 250 МБ / с.
PCI Express 1.0a
В 2003 году PCI-SIG представила PCIe 1.0a со скоростью передачи данных 250 МБ / с и Скорость передачи 2,5 гигатрансферов в секунду (GT / s).
Скорость передачи выражается в передачах в секунду, а не в битах в секунду, поскольку количество передач включает служебные биты, которые не обеспечивают дополнительной пропускной способности;[45] PCIe 1.x использует Кодирование 8b / 10b схема, приводящая к 20% (= 2/10) накладным расходам на исходную полосу пропускания канала.[46] Таким образом, в терминологии PCIe, скорость передачи относится к закодированной скорости передачи данных: 2,5 GT / s - это 2,5 Гбит / с на закодированной последовательной линии связи. Это соответствует 2,0 Гбит / с предварительно кодированных данных или 250 МБ / с, что называется пропускной способностью в PCIe.
PCI Express 1.1
В 2005 году PCI-SIG[47] представил PCIe 1.1. Эта обновленная спецификация включает пояснения и несколько улучшений, но полностью совместима с PCI Express 1.0a. Скорость передачи данных не изменилась.
PCI Express 2.0
PCI-SIG объявила о доступности спецификации PCI Express Base 2.0 15 января 2007 года.[48] Стандарт PCIe 2.0 вдвое увеличивает скорость передачи данных по сравнению с PCIe 1.0 до 5 ГТ / с, а пропускная способность на полосу увеличивается с 250 МБ / с до 500 МБ / с. Следовательно, 16-полосный разъем PCIe (x16) может поддерживать совокупную пропускную способность до 8 ГБ / с.
Слоты материнской платы PCIe 2.0 полностью обратная совместимость с картами PCIe v1.x. Карты PCIe 2.0 также обычно обратно совместимы с материнскими платами PCIe 1.x, используя доступную пропускную способность PCI Express 1.1. В целом, графические карты или материнские платы, разработанные для версии 2.0, работают, а остальные - для версии 1.1 или 1.0a.
PCI-SIG также сообщил, что в PCIe 2.0 улучшены протокол передачи данных точка-точка и его программная архитектура.[49]
Intelпервым чипсетом с поддержкой PCIe 2.0 был X38 и платы начали поставляться от различных поставщиков (Немного, Asus, Гигабайт) по состоянию на 21 октября 2007 г.[50] AMD начала поддерживать PCIe 2.0 со своим Серия чипсетов AMD 700 и nVidia начали с MCP72.[51] Все предыдущие чипсеты Intel, включая Intel P35 набор микросхем, поддерживаемый PCIe 1.1 или 1.0a.[52]
Как и 1.x, PCIe 2.0 использует Кодирование 8b / 10b Таким образом, обеспечивается эффективная максимальная скорость передачи 4 Гбит / с на каждую полосу, исходя из скорости исходных данных 5 Гбит / с.
PCI Express 2.1
PCI Express 2.1 (со спецификацией от 4 марта 2009 г.) поддерживает большую часть систем управления, поддержки и устранения неполадок, которые запланированы для полной реализации в PCI Express 3.0. Однако скорость такая же, как у PCI Express 2.0. Увеличение мощности от разъема нарушает обратную совместимость между картами PCI Express 2.1 и некоторыми старыми материнскими платами с 1.0 / 1.0a, но большинство материнских плат с разъемами PCI Express 1.1 поставляются с обновлением BIOS их производителями через служебные программы для поддержки обратной совместимости карт. с PCIe 2.1.
PCI Express 3.0
Версия 3.0 базовой спецификации PCI Express 3.0 была выпущена после нескольких задержек в ноябре 2010 года. В августе 2007 года PCI-SIG объявил, что PCI Express 3.0 будет иметь битрейт 8 гигатрансферы в секунду (GT / s), и что он будет обратно совместим с существующими реализациями PCI Express. Тогда же было объявлено, что окончательная спецификация PCI Express 3.0 будет отложена до второго квартала 2010 года.[53] Новые функции спецификации PCI Express 3.0 включают ряд оптимизаций для улучшенной передачи сигналов и целостности данных, включая выравнивание передатчика и приемника, ФАПЧ улучшения, восстановление данных часов и улучшения каналов для поддерживаемых в настоящее время топологий.[54]
После шестимесячного технического анализа возможности масштабирования пропускной способности межсоединения PCI Express анализ PCI-SIG показал, что 8 гигатрансферов в секунду могут быть произведены с использованием основных технологий обработки кремния и могут быть развернуты с использованием существующих недорогих материалов и инфраструктуры. при сохранении полной совместимости (с незначительным влиянием) со стеком протоколов PCI Express.
PCI Express 3.0 обновляет схема кодирования до 128b / 130b от предыдущего Кодирование 8b / 10b, уменьшая накладные расходы на полосу пропускания с 20% PCI Express 2.0 примерно до 1,54% (= 2/130). Желаемый баланс 0 и 1 бит в потоке данных достигается за счет XORing известный двоичный полином как "скремблер"к потоку данных в топологии обратной связи. Поскольку полином скремблирования известен, данные могут быть восстановлены путем применения XOR во второй раз. Как скремблирование, так и дескремблирование выполняются аппаратно. PCI Express 3.0 8 GT / s скорость передачи данных эффективно обеспечивает 985 МБ / с на полосу, что почти вдвое увеличивает пропускную способность полосы по сравнению с PCI Express 2.0.[44]
18 ноября 2010 года PCI Special Interest Group официально опубликовала окончательную версию спецификации PCI Express 3.0 для своих членов для создания устройств на основе этой новой версии PCI Express.[55]
PCI Express 3.1
В сентябре 2013 года было объявлено о выпуске спецификации PCI Express 3.1 в конце 2013 или начале 2014 года, объединяющей различные улучшения опубликованной спецификации PCI Express 3.0 в трех областях: управление питанием, производительность и функциональность.[38][56] Он был выпущен в ноябре 2014 года.[57]
PCI Express 4.0
29 ноября 2011 года PCI-SIG предварительно анонсировала PCI Express 4.0,[58] обеспечивает скорость передачи данных 16 ГТ / с, что удваивает пропускную способность, обеспечиваемую PCI Express 3.0, при сохранении обратного и прямая совместимость как в программной поддержке, так и в механическом интерфейсе.[59] Спецификации PCI Express 4.0 также предлагают OCuLink-2, альтернативу Thunderbolt. OCuLink версии 2 имеет скорость до 16 Гб / с (всего 8 ГБ / с для x4 полос),[40] в то время как максимальная пропускная способность канала Thunderbolt 3 составляет 5 ГБ / с.
В августе 2016 г. Synopsys представила тестовую машину с PCIe 4.0 на выставке Форум разработчиков Intel. Их интеллектуальная собственность была лицензирована для нескольких фирм, планирующих представить свои чипы и продукты в конце 2016 года.[60][61]
PCI-SIG официально объявила о выпуске окончательной спецификации PCI Express 4.0 8 июня 2017 года.[62] Спецификация включает улучшения гибкости, масштабируемости и пониженного энергопотребления.
Mellanox Technologies анонсировала первый сетевой адаптер 100 Гбит с PCIe 4.0 15 июня 2016 года,[63] и первый сетевой адаптер 200 Гбит с PCIe 4.0 10 ноября 2016 года.[64]
IBM анонсировал первый процессор с поддержкой PCIe 4.0, МОЩНОСТЬ9, 5 декабря 2017 г. в рамках анонса системы AC922.[65]
NETINT Technologies представила первый твердотельный накопитель NVMe на базе PCIe 4.0 17 июля 2018 г., в преддверии саммита Flash Memory Summit 2018.[66]
AMD объявил 9 января 2019 г. о предстоящем Дзен 2-процессоры и чипсет X570 будут поддерживать PCIe 4.0.[67] AMD надеялась включить частичную поддержку старых наборов микросхем, но нестабильность, вызванная следами материнской платы, не соответствующими спецификациям PCIe 4.0, сделала это невозможным.[68][69]
Intel выпустила свои первые мобильные процессоры с поддержкой PCI Express 4.0 в середине 2020 года как часть микроархитектуры Tiger Lake.[70]
PCI Express 5.0
В июне 2017 года PCI-SIG анонсировала предварительную спецификацию PCI Express 5.0.[62] Ожидалось, что пропускная способность увеличится до 32 Гбайт / с, что составит 63 ГБ / с в каждом направлении в 16-полосной конфигурации. Ожидается, что проект спецификации будет стандартизирован в 2019 году.[нужна цитата] Первоначально, 25,0 ГТ / с Также была рассмотрена техническая осуществимость. PLDA объявила о доступности своего IP-адреса контроллера XpressRICH5 PCIe 5.0 на основе черновика 0.7 спецификации PCIe 5.0 в тот же день.[71][72]
10 декабря 2018 года PCI SIG выпустила версию 0.9 спецификации PCIe 5.0 для своих членов,[73]а 17 января 2019 года PCI SIG объявила о ратификации версии 0.9, а выпуск версии 1.0 запланирован на первый квартал 2019 года.[74]
29 мая 2019 года PCI-SIG официально объявила о выпуске окончательной спецификации PCI-Express 5.0.[75][требуется разъяснение]
20 ноября 2019 г. Цзянсу Хуакунь представила первый контроллер PCIe 5.0 HC9001, изготовленный по 12-нм техпроцессу.[76] Производство запущено в 2020 году.
PCI Express 6.0
18 июня 2019 года PCI-SIG объявила о разработке спецификации PCI Express 6.0. Ожидается, что пропускная способность увеличится до 64 ГТ / с, что составит 126 ГБ / с в каждом направлении в 16-полосной конфигурации с целевой датой выпуска 2021 года.[77] В новом стандарте используется 4-х уровневая амплитудно-импульсная модуляция (PAM-4) с малой задержкой упреждающее исправление ошибок (FEC) вместо невозврат к нулю (NRZ) модуляция.[78] В отличие от предыдущих версий PCI Express, прямое исправление ошибок используется для повышения целостности данных, а PAM-4 используется как линейный код, так что за одну передачу передаются два бита. При скорости передачи данных 64 ГТ / с (необработанная скорость передачи данных) в конфигурации x16 возможна скорость до 252 ГБ / с.[77]
24 февраля 2020 года была выпущена спецификация PCI Express 6.0 версии 0.5 («первый черновик» со всеми определенными архитектурными аспектами и требованиями).[79]
5 ноября 2020 года была выпущена спецификация PCI Express 6.0 версии 0.7 («полный проект» с электрическими спецификациями, подтвержденными с помощью тестовых микросхем).[80]
Расширения и будущие направления
Некоторые поставщики предлагают продукты с интерфейсом PCIe по оптоволокну,[81][82][83] но они обычно находят применение только в определенных случаях, когда прозрачное мостовое соединение PCIe предпочтительнее, чем использование более распространенного стандарта (например, InfiniBand или Ethernet), для поддержки которого может потребоваться дополнительное программное обеспечение; текущие реализации ориентированы на расстояние, а не на чистую полосу пропускания и обычно не реализуют полную ссылку x16.
Thunderbolt был разработан совместно Intel и яблоко как универсальный высокоскоростной интерфейс, сочетающий логический канал PCIe с DisplayPort и изначально задумывался как полностью оптоволоконный интерфейс, но из-за первых трудностей с созданием удобного для потребителя оптоволоконного межсоединения почти все реализации являются медными системами. Заметным исключением является Sony VAIO Z VPC-Z2 использует нестандартный порт USB с оптическим компонентом для подключения к внешнему адаптеру дисплея PCIe. Apple была основным драйвером внедрения Thunderbolt в течение 2011 года, хотя несколько других поставщиков[84] анонсировали новые продукты и системы с поддержкой Thunderbolt. Thunderbolt 3 составляет основу USB4 стандарт.
Мобильный PCIe спецификация (сокращенно M-PCIe) позволяет архитектуре PCI Express работать через MIPI Альянсс M-PHY технология физического уровня. Основываясь на уже широко распространенном использовании M-PHY и его конструкции с низким энергопотреблением, Mobile PCIe позволяет мобильным устройствам использовать PCI Express.[85]
Черновой процесс
В спецификации PCI-SIG есть 5 основных выпусков / контрольных точек:[86]
- Черновик 0.3 (Концепция): в этом выпуске может быть немного деталей, но в общих чертах излагаются общий подход и цели.
- Черновик 0.5 (первый черновик): этот выпуск содержит полный набор архитектурных требований и должен полностью соответствовать целям, изложенным в черновике версии 0.3.
- Черновик 0.7 (полный черновик): в этом выпуске должен быть определен полный набор функциональных требований и методов, и после этого выпуска в спецификацию нельзя добавлять новые функции. Перед выпуском этого проекта электрические характеристики должны быть проверены с помощью тестового кремния.
- Черновик 0.9 (окончательный вариант): этот выпуск позволяет компаниям-членам PCI-SIG выполнять внутреннюю проверку на предмет интеллектуальной собственности, и после этого черновика никакие функциональные изменения не допускаются.
- 1.0 (Окончательный выпуск): это окончательная и окончательная спецификация, а любые изменения или улучшения вносятся в документацию по исправлениям и уведомления об инженерных изменениях (ECN) соответственно.
Исторически сложилось так, что первые пользователи новой спецификации PCIe обычно начинают проектирование с черновика 0.5, поскольку они могут уверенно строить логику своего приложения на основе нового определения полосы пропускания и часто даже начинают разработку для любых новых функций протокола. Однако на этапе проекта 0.5 все еще существует большая вероятность изменений в фактической реализации уровня протокола PCIe, поэтому разработчики, ответственные за внутреннюю разработку этих блоков, могут более нерешительно начинать работу, чем те, кто использует IP интерфейса из внешних источников.
Сводка аппаратного протокола
Канал PCIe построен на основе выделенных однонаправленных пар последовательных (1-битных) двухточечных соединений, известных как переулки. Это резко контрастирует с более ранним соединением PCI, которое представляет собой систему на основе шины, где все устройства используют одну и ту же двунаправленную, 32-битную или 64-битную параллельную шину.
PCI Express - это многоуровневый протокол, состоящий из уровень транзакции, а уровень канала передачи данных, а физический слой. Уровень канала передачи данных подразделяется на контроль доступа к медиа Подуровень (MAC). Физический уровень подразделяется на логический и электрический подуровни. Физический логический подуровень содержит подуровень физического кодирования (PCS). Условия заимствованы из IEEE 802 модель сетевого протокола.
Физический слой
Переулки | Булавки | Длина | ||
---|---|---|---|---|
Всего | Переменная | Всего | Переменная | |
x1 | 2x18 = [87] | 362x | 7 = 1425 мм | 7,65 мм |
x4 | 2x32 = | 642x21 = | 4239 мм | 21,65 мм |
x8 | 2x49 = | 982x38 = | 7656 мм | 38.65 мм |
x16 | 2x82 = 164 | 2x71 = 142 | 89 мм | 71.65 мм |
Физический уровень PCIe (PHY, PCIEPHY, PCI Express PHY, или PCIe PHY) спецификация разделена на два подуровня, соответствующих электрическим и логическим характеристикам. Логический подуровень иногда дополнительно делится на подуровень MAC и PCS, хотя это разделение формально не является частью спецификации PCIe. Спецификация, опубликованная Intel, PHY-интерфейс для PCI Express (PIPE),[88] определяет функциональное разделение MAC / PCS и интерфейс между этими двумя подуровнями. Спецификация PIPE также определяет вложение физического носителя (PMA), который включает сериализатор / десериализатор (SerDes) и другие аналоговые схемы; однако, поскольку реализации SerDes сильно различаются между ASIC поставщиков, PIPE не определяет интерфейс между PCS и PMA.
На электрическом уровне каждая полоса состоит из двух однонаправленных дифференциальные пары работает на 2,5, 5, 8 или 16Гбит/ с, в зависимости от согласованных возможностей. Передача и прием - это отдельные дифференциальные пары, всего четыре провода данных на полосу.
Соединение между любыми двумя устройствами PCIe называется ссылка на сайт, и состоит из одного или нескольких переулки. Все устройства должны минимально поддерживать однополосное (x1) соединение. Устройства могут дополнительно поддерживать более широкие каналы, состоящие из 2, 4, 8, 12, 16 или 32 полос. Это обеспечивает очень хорошую совместимость двумя способами:
- Карта PCIe физически подходит (и работает правильно) в любом слоте, размер которого не меньше ее размера (например, карта размера x1 работает в слоте любого размера);
- Слот большого физического размера (например, x16) может быть электрически подключен к меньшему количеству полос (например, x1, x4, x8 или x12), если он обеспечивает заземляющие соединения, необходимые для большего физического размера слота.
В обоих случаях PCIe согласовывает максимальное количество взаимно поддерживаемых полос. Многие видеокарты, материнские платы и BIOS версии проверены на поддержку подключения x1, x4, x8 и x16 в одном и том же соединении.
Ширина разъема PCIe составляет 8,8 мм, высота - 11,25 мм, а длина может изменяться. Фиксированная часть разъема имеет длину 11,65 мм и содержит два ряда по 11 контактов (всего 22 контакта), а длина другой части может изменяться в зависимости от количества полос. Контакты расположены с интервалом в 1 мм, толщина платы, входящей в разъем, составляет 1,6 мм.[89][90]
Передача информации
PCIe отправляет все управляющие сообщения, включая прерывания, по тем же каналам, которые используются для данных. Последовательный протокол никогда не может быть заблокирован, поэтому время задержки по-прежнему сопоставимо с обычным PCI, который имеет выделенные линии прерывания. Если принять во внимание проблему разделения прерываний на прерываниях на основе выводов и тот факт, что прерывания, сигнализируемые сообщениями, могут обходить APIC ввода-вывода и доставляться напрямую в ЦП, производительность MSI оказывается существенно лучше. [91]
Данные, передаваемые по многополосным каналам, чередуются, что означает, что каждый последующий байт отправляется по последовательным дорожкам. В спецификации PCIe это чередование именуется как чередование данных. Требуя значительной аппаратной сложности для синхронизации (или выравнивать) входящих данных с чередованием, чередование может значительно уменьшить задержку пth байт по ссылке. Хотя полосы не синхронизированы плотно, существует ограничение на перекос от полосы к полосе 20/8/6 нс для 2,5 / 5/8 ГТ / с, чтобы аппаратные буферы могли повторно выровнять чередующиеся данные.[92] Из-за требований к заполнению чередование может не обязательно уменьшать задержку небольших пакетов данных в канале.
Как и в случае с другими протоколами последовательной передачи с высокой скоростью передачи данных, часы встроенный в сигнале. На физическом уровне PCI Express 2.0 использует Кодирование 8b / 10b схема[44] (линейный код), чтобы гарантировать, что строки последовательных одинаковых цифр (нулей или единиц) ограничены по длине. Это кодирование использовалось для предотвращения потери приемником того, где находятся края битов. В этой схеме кодирования каждые восемь (некодированных) битов полезной нагрузки данных заменяются 10 (закодированными) битами передаваемых данных, вызывая 20% служебных данных в электрической полосе пропускания. Чтобы улучшить доступную пропускную способность, PCI Express версии 3.0 вместо этого использует 128b / 130b кодирование с карабкаться. Кодирование 128b / 130b основано на скремблировании для ограничения длины серии строк с одинаковыми цифрами в потоках данных и обеспечения синхронизации приемника с передатчиком. Это также снижает электромагнитная интерференция (EMI), предотвращая повторение шаблонов данных в передаваемом потоке данных.
Уровень канала передачи данных
Уровень канала данных выполняет три жизненно важные услуги для экспресс-канала PCIe:
- упорядочить пакеты уровня транзакции (TLP), которые генерируются уровнем транзакции,
- обеспечить надежную доставку TLP между двумя конечными точками через протокол подтверждения (ACK и НАК сигнализация), который явно требует воспроизведения неподтвержденных / ошибочных TLP,
- инициализировать и управлять кредитами управления потоком
На передающей стороне уровень канала данных генерирует возрастающий порядковый номер для каждой исходящей TLP. Он служит уникальным идентификационным тегом для каждого передаваемого TLP и вставляется в заголовок исходящего TLP. 32-битный циклическая проверка избыточности код (известный в этом контексте как Link CRC или LCRC) также добавляется в конец каждого исходящего TLP.
На стороне приема LCRC и порядковый номер полученного TLP проверяются на канальном уровне. Если проверка LCRC завершается неудачно (что указывает на ошибку данных), или порядковый номер выходит за пределы допустимого диапазона (непоследовательный от последнего действительного полученного TLP), то неправильный TLP, а также любые TLP, полученные после неправильного TLP, считаются недействительными и отбрасываются. Получатель отправляет сообщение отрицательного подтверждения (NAK) с порядковым номером недопустимого TLP, запрашивая повторную передачу всех TLP, предшествующих этому порядковому номеру. Если полученный TLP проходит проверку LCRC и имеет правильный порядковый номер, он считается действительным. Получатель ссылки увеличивает порядковый номер (который отслеживает последний полученный хороший TLP) и пересылает действительный TLP на уровень транзакции получателя. Сообщение ACK отправляется удаленному передатчику, указывающее, что TLP был успешно получен (и, соответственно, все TLP с прошлыми порядковыми номерами).
Если передатчик принимает сообщение NAK или подтверждение (NAK или ACK) не получено до истечения периода тайм-аута, передатчик должен повторно передать все TLP, для которых отсутствует положительное подтверждение (ACK). За исключением постоянной неисправности устройства или среды передачи, канальный уровень представляет собой надежное соединение с уровнем транзакций, поскольку протокол передачи обеспечивает доставку TLP по ненадежной среде.
В дополнение к отправке и получению TLP, сгенерированных уровнем транзакций, уровень канала данных также генерирует и потребляет DLLP, пакеты уровня канала данных. Сигналы ACK и NAK передаются через DLLP, как и некоторые сообщения управления мощностью и кредитная информация управления потоком (от имени уровня транзакции).
На практике количество неподтвержденных TLP в полете на канале ограничено двумя факторами: размером буфера воспроизведения передатчика (который должен хранить копию всех переданных TLP до тех пор, пока удаленный приемник не подтвердит их подтверждение), и управлением потоком. кредиты, выдаваемые получателем передатчику. PCI Express требует, чтобы все получатели выдавали минимальное количество кредитов, чтобы гарантировать, что канал позволяет отправлять TLP PCIConfig и TLP сообщений.
Уровень транзакций
PCI Express реализует разделенные транзакции (транзакции с запросом и ответом, разделенными по времени), позволяя каналу передавать другой трафик, в то время как целевое устройство собирает данные для ответа.
PCI Express использует управление потоком на основе кредита. В этой схеме устройство объявляет начальную сумму кредита для каждого полученного буфера на своем уровне транзакции. Устройство на противоположном конце ссылки при отправке транзакций на это устройство подсчитывает количество кредитов, которые каждый TLP потребляет со своей учетной записи. Отправляющее устройство может передавать TLP только в том случае, если при этом количество использованных кредитов не превышает его кредитный лимит. Когда принимающее устройство завершает обработку TLP из своего буфера, оно сигнализирует о возврате кредитов отправляющему устройству, что увеличивает лимит кредита на восстановленную сумму. Счетчики кредитов представляют собой модульные счетчики, и для сравнения израсходованных кредитов с лимитом кредита требуется модульная арифметика. Преимущество этой схемы (по сравнению с другими методами, такими как состояния ожидания или протоколы передачи на основе рукопожатия) состоит в том, что задержка возврата кредита не влияет на производительность при условии, что предел кредита не встречается. Это предположение обычно выполняется, если каждое устройство разработано с адекватным размером буфера.
PCIe 1.x часто указывается для поддержки скорости передачи данных 250 МБ / с в каждом направлении на полосу. Этот показатель рассчитан исходя из физической скорости передачи сигналов (2,5гигабод) делится на служебные данные кодирования (10 бит на байт). Это означает, что карта PCIe с шестнадцатью полосами (x16) теоретически способна обеспечить скорость передачи данных 16x250 МБ / с = 4 ГБ / с в каждом направлении. Хотя это верно с точки зрения байтов данных, более значимые вычисления основаны на используемой скорости полезной нагрузки данных, которая зависит от профиля трафика, который является функцией приложения высокого уровня (программного обеспечения) и промежуточных уровней протокола.
Как и другие системы последовательного соединения с высокой скоростью передачи данных, PCIe имеет протокол и накладные расходы на обработку из-за дополнительной устойчивости передачи (CRC и подтверждения). Длительная непрерывная однонаправленная передача (например, типичная для высокопроизводительных контроллеров хранилища) может достигать> 95% от скорости необработанных (линейных) данных PCIe. Эти передачи также больше всего выигрывают от увеличения количества полос (x2, x4 и т. Д.), Но в более типичных приложениях (таких как USB или Ethernet контроллер) профиль трафика характеризуется как короткие пакеты данных с частыми принудительными подтверждениями.[93] Этот тип трафика снижает эффективность соединения из-за накладных расходов из-за синтаксического анализа пакетов и принудительных прерываний (либо в интерфейсе хоста устройства, либо в процессоре ПК). Протокол для устройств, подключенных к тому же печатная плата, он не требует такой же терпимости к ошибкам передачи, как протокол для связи на большие расстояния, и, таким образом, эта потеря эффективности не является специфической для PCIe.
Приложения
PCI Express работает в потребительских, серверных и промышленных приложениях в качестве межсоединения на уровне материнской платы (для связи периферийных устройств, установленных на материнской плате), пассивного межсоединения объединительной платы и карта расширения интерфейс для дополнительных плат.
Практически во всех современных (по состоянию на 2012 г.[Обновить]) ПК, от потребительских ноутбуков и настольных компьютеров до корпоративных серверов данных, шина PCIe служит основным межсоединением на уровне материнской платы, соединяя хост-систему-процессор как со встроенными периферийными устройствами (ИС для поверхностного монтажа), так и с дополнительными периферийными устройствами (карты расширения) . В большинстве этих систем шина PCIe сосуществует с одной или несколькими устаревшими шинами PCI для обеспечения обратной совместимости с большим количеством устаревших периферийных устройств PCI.
По состоянию на 2013 год[Обновить], PCI Express заменил AGP в качестве интерфейса по умолчанию для видеокарт в новых системах. Практически все модели видеокарты выпускается с 2010 г. AMD (ATI) и Nvidia используйте PCI Express. Nvidia использует высокоскоростную передачу данных PCIe для своих Масштабируемый интерфейс связи (SLI), которая позволяет нескольким видеокартам с одним и тем же набором микросхем и одним номером модели работать в тандеме, что позволяет повысить производительность. AMD также разработала систему с несколькими графическими процессорами на основе PCIe под названием CrossFire. AMD, Nvidia и Intel выпустили наборы микросхем для материнских плат, которые поддерживают до четырех слотов PCIe x16, что позволяет использовать конфигурации карт с тремя и четырьмя GPU.
Обратите внимание, что для видеокарт высокого класса требуются специальные кабели питания, называемые кабелями питания PCI-e.[94]
Внешние графические процессоры
Теоретически внешний PCIe может дать ноутбуку графическую мощность настольного компьютера, подключив ноутбук к любой настольной видеокарте PCIe (заключенной в отдельный внешний корпус, с источником питания и охлаждением); это возможно с помощью ExpressCard или Thunderbolt интерфейс. Интерфейс ExpressCard обеспечивает битрейты 5 Гбит / с (пропускная способность 0,5 ГБ / с), тогда как интерфейс Thunderbolt обеспечивает скорость передачи данных до 40 Гбит / с (пропускная способность 5 ГБ / с).
В 2006 г. Nvidia разработал Quadro Plex внешнее семейство PCIe GPU которые можно использовать для продвинутых графических приложений для профессионального рынка.[95] Эти видеокарты требуют слота PCI Express x8 или x16 для платы на стороне хоста, которая подключается к Plex через VHDCI с восемью линиями PCIe.[96]
В 2008 году AMD объявила ATI XGP технология, основанная на запатентованной кабельной системе, совместимой с передачей сигналов PCIe x8.[97] Этот разъем имеется в ноутбуках Fujitsu Amilo и Acer Ferrari One. Вскоре после этого Fujitsu выпустила корпус AMILO GraphicBooster для XGP.[98] Примерно в 2010 году Acer выпустила графическую док-станцию Dynavivid для XGP.[99]
В 2010 году были представлены концентраторы внешних карт, которые могут подключаться к ноутбуку или настольному компьютеру через слот PCI ExpressCard. Эти концентраторы могут принимать полноразмерные видеокарты. Примеры включают MSI GUS,[100] ViDock от Village Instrument,[101] Asus Станция XG, Адаптер Bplus PE4H V3.2,[102] а также еще больше подручных устройств своими руками.[103] Однако такие решения ограничены размером (часто только x1) и версией доступного слота PCIe на ноутбуке.
Интерфейс Intel Thunderbolt дал возможность новым и более быстрым продуктам подключаться к карте PCIe извне. Magma выпустила ExpressBox 3T, который может вместить до трех карт PCIe (две на x8 и одна на x4).[104] MSI также выпустила Thunderbolt GUS II, шасси PCIe, предназначенное для видеокарт.[105] Другие продукты, такие как Sonnet's Echo Express[106] и mLogic - это шасси Thunderbolt PCIe в меньшем форм-факторе.[107] Однако для всех этих продуктов требуется компьютер с портом Thunderbolt (то есть устройства Thunderbolt), например, Apple MacBook Pro модели выпущены в конце 2013 года.
В 2017 году были представлены более полнофункциональные концентраторы для внешних карт, такие как Razer Core с полноразмерным интерфейсом PCIe x16.[108]
Устройства хранения данных
Протокол PCI Express может использоваться в качестве интерфейса данных для флэш-память устройства, такие как карты памяти и твердотельные накопители (SSD).
Карта XQD - это формат карты памяти, использующий PCI Express, разработанный ассоциацией CompactFlash Association, со скоростью передачи до 500 МБ / с.[109]
Многие высокопроизводительные твердотельные накопители корпоративного класса имеют интерфейс PCI Express. RAID-контроллер карты с микросхемами флэш-памяти, размещенными непосредственно на печатной плате, с использованием собственных интерфейсов и специальных драйверов для связи с операционной системой; это обеспечивает гораздо более высокую скорость передачи (более 1 ГБ / с) и IOPS (более одного миллиона операций ввода-вывода в секунду) по сравнению с Serial ATA или SAS диски.[110][111] Например, в 2011 году OCZ и Marvell совместно разработали собственный контроллер твердотельного накопителя PCI Express для слота PCI Express 3.0 x16 с максимальной емкостью 12 ТБ и производительностью до 7,2 ГБ / с при последовательных передачах и до 2,52 миллиона операций ввода-вывода в секунду. в случайных переводах.[112]
SATA Экспресс - это интерфейс для подключения твердотельных накопителей, предоставляющий несколько линий PCI Express в качестве чистого подключения PCI Express к подключенному устройству хранения.[113] M.2 это спецификация для установленного внутри компьютера карты расширения и соответствующие разъемы, которые также используют несколько линий PCI Express.[114]
Устройства хранения PCI Express могут реализовывать как AHCI логический интерфейс для обратной совместимости и NVM Express логический интерфейс для гораздо более быстрых операций ввода-вывода, обеспечиваемый использованием внутреннего параллелизма, предлагаемого такими устройствами. SSD-накопители корпоративного класса также могут SCSI через PCI Express.[115]
Межсоединение кластера
Определенный Дата центр приложения (например, большие компьютерные кластеры) требуют использования волоконно-оптических межсоединений из-за ограничений расстояния, присущих медным кабелям. Обычно сетевой стандарт, такой как Ethernet или Fibre Channel для этих приложений достаточно, но в некоторых случаях накладные расходы, связанные с маршрутизируемый протоколы нежелательны и межсоединения более низкого уровня, такие как InfiniBand, RapidIO, или NUMAlink необходим. Стандарты локальной шины, такие как PCIe и Гипертранспорт в принципе могут быть использованы для этой цели,[116] но по состоянию на 2015 год[Обновить], решения доступны только у таких нишевых поставщиков, как Дельфин ICS.
Конкурирующие протоколы
Другие стандарты связи, основанные на архитектурах последовательной передачи данных с высокой пропускной способностью, включают: InfiniBand, RapidIO, Гипертранспорт, Intel QuickPath Interconnect, а Интерфейс процессора мобильной индустрии (МИПИ). Различия основаны на компромиссе между гибкостью и расширяемостью по сравнению с задержкой и накладными расходами. Например, для обеспечения возможности горячей замены системы, как в случае с Infiniband, но не с PCI Express, требуется, чтобы программное обеспечение отслеживало изменения топологии сети.
Другой пример - укорочение пакетов для уменьшения задержки (что требуется, если шина должна работать как интерфейс памяти). Меньшие пакеты означают, что заголовки пакетов занимают более высокий процент пакета, что снижает эффективную полосу пропускания. Примерами протоколов шины, разработанных для этой цели, являются RapidIO и HyperTransport.
PCI Express находится где-то посередине, будучи проектированным как системное межсоединение (местный автобус), а не протокол соединения устройств или маршрутизируемый сетевой протокол. Кроме того, цель проекта - прозрачность программного обеспечения - ограничивает протокол и несколько увеличивает его задержку.
Задержки в реализации PCIe 4.0 привели к Поколение Z консорциум CCIX усилие и открытое Когерентный интерфейс ускорительного процессора (CAPI) все будет объявлено к концу 2016 года.[117]
11 марта 2019 года Intel представила Вычислить Express Link (CXL), новая межкомпонентная шина, основанная на инфраструктуре физического уровня PCI Express 5.0. Первоначальные промоторы спецификации CXL включали: Алибаба, Cisco, Dell EMC, Facebook, Google, HPE, Huawei, Intel и Microsoft.[118]
Список интеграторов
В списке интеграторов PCI-SIG перечислены продукты, произведенные компаниями-членами PCI-SIG, которые прошли тестирование на соответствие. В список входят коммутаторы / мосты, сетевая карта, SSD и т. Д.[119]
Смотрите также
Заметки
- ^ Коммутаторы могут создавать несколько конечных точек из одной, чтобы разрешить совместное использование с несколькими устройствами.
- ^ Карты Разъем питания Serial ATA присутствует, потому что порты USB 3.0 требуют больше энергии, чем может обеспечить шина PCI Express. Чаще всего 4-контактный разъем питания Molex используется.
использованная литература
- ^ Mayhew, D .; Кришнан, В. (август 2003 г.). «PCI Express и расширенная коммутация: эволюционный путь к созданию межсоединений следующего поколения». 11-й симпозиум по высокопроизводительным межсоединениям, 2003 г. Труды. С. 21–29. Дои:10.1109 / CONECT.2003.1231473. ISBN 0-7695-2012-X. S2CID 7456382.
- ^ «Определение PCI Express».
- ^ Чжан, Яньминь; Нгуен, Т. Лонг (июнь 2007 г.). «Включить расширенную систему отчетов об ошибках PCI Express в ядре» (PDF). Материалы симпозиума по Linux. Проект Fedora. Архивировано из оригинал (PDF) 10 марта 2016 г.. Получено 8 мая 2012.
- ^ https://www.hyperstone.com Форм-факторы флэш-памяти - основы надежной флэш-памяти, последнее обращение 19 апреля 2018 г.
- ^ а б c Рави Будрук (21 августа 2007 г.). «Основы PCI Express». PCI-SIG. Архивировано из оригинал (PDF) 15 июля 2014 г.. Получено 15 июля 2014.
- ^ «Как работает PCI Express». Как это работает. 17 августа 2005 г. В архиве из оригинала от 3 декабря 2009 г.. Получено 7 декабря 2009.
- ^ «4.2.4.9. Согласование ширины линии и последовательности полос», Базовая спецификация PCI Express, редакция 2.1., 4 марта 2009 г.
- ^ а б c «Часто задаваемые вопросы об архитектуре PCI Express». PCI-SIG. Архивировано из оригинал 13 ноября 2008 г.. Получено 23 ноября 2008.
- ^ «Шина PCI Express». Интерфейсная шина. Архивировано из оригинал 8 декабря 2007 г.. Получено 12 июн 2010.
- ^ 32 полосы определяются Базовая спецификация PCIe но нет стандарта карты в Электромеханические характеристики карты PCIe.
- ^ «PCI Express - Обзор стандарта PCI Express». Зона разработчика. Национальные инструменты. 13 августа 2009 г. В архиве из оригинала 5 января 2010 г.. Получено 7 декабря 2009.
- ^ Кази, Атиф. "Что такое слоты PCIe?". ПК Gear Lab. Получено 8 апреля 2020.
- ^ «Новый форм-фактор PCIe позволяет более широко использовать твердотельные накопители PCIe». NVM Express. 12 июня 2012 г. В архиве из оригинала от 6 сентября 2015 г.
- ^ "Обзор твердотельного накопителя Memblaze PBlaze4 AIC NVMe". StorageReview. 21 декабря 2015.
- ^ https://www.techradar.com/news/gaming/19-graphics-cards-that-shaped-the-future-of-gaming-1289666
- ^ https://www.eurogamer.net/articles/digitalfoundry-2020-nvidia-geforce-rtx-3080-review
- ^ "Обзор Sapphire Radeon RX 5700 XT Pulse | bit-tech.net". bit-tech.net. Получено 26 августа 2019.
- ^ «AMD Radeon ™ RX 5700 XT 8 ГБ GDDR6 THICC II - RX-57XT8DFD6». xfxforce.com. Получено 25 августа 2019.
- ^ https://rog.asus.com/Graphics-Cards/Graphics-Cards/ROG-Strix/ROG-STRIX-RTX3080-O10G-GAMING-model/spec
- ^ «Какая конфигурация карт PCI на стороне A и стороне B». Часто задаваемые вопросы. Adex Electronics. 1998. Архивировано с оригинал 2 ноября 2011 г.. Получено 24 октября 2011.
- ^ а б Версия 2.0 электромеханических спецификаций карты PCI Express
- ^ "Подсостояния L1 PM с CLKREQ, версия 1.0a" (PDF). PCI-SIG. Получено 8 ноября 2018.
- ^ «Механизм аварийного снижения мощности с ECN сигнала PWRBRK» (PDF). PCI-SIG. Архивировано из оригинал (PDF) 9 ноября 2018 г.. Получено 8 ноября 2018.
- ^ Версия 1.1 электромеханических спецификаций карты PCI Express
- ^ Шенборн, Зале (2004), Рекомендации по проектированию плат для архитектуры PCI Express (PDF), PCI-SIG, стр. 19–21, в архиве (PDF) из оригинала 27 марта 2016 г.
- ^ а б «Mini-Fit® PCI Express® * Соединительная система проводов к плате» (PDF). Получено 4 декабря 2020.
- ^ PCI Express x16 Graphics 150W-ATX Версия 1.0 спецификации
- ^ Плата высокой мощности PCI Express 225 Вт / 300 Вт, редакция 1.0, электромеханические спецификации
- ^ Версия 3.0 электромеханических спецификаций карты PCI Express
- ^ Юнь Лин (16 мая 2008 г.). «Обновления электромеханики PCIe». Архивировано из оригинал 5 ноября 2015 г.. Получено 7 ноября 2015.
- ^ «MP1: адаптер Mini PCI Express / PCI Express». hwtools.net. 18 июля 2014 г. В архиве из оригинала 3 октября 2014 г.. Получено 28 сентября 2014.
- ^ «Часто задаваемые вопросы по mSATA: Основы для начинающих». Обзор ноутбука. В архиве из оригинала 12 февраля 2012 г.
- ^ «Исследование Eee PC». ivc (вики). В архиве из оригинала 30 марта 2010 г.. Получено 26 октября 2009.
- ^ «Совместимость с твердотельными накопителями (SSD) системной платы для настольных ПК». Intel. В архиве из оригинала от 2 января 2016 г.
- ^ «Как различать различия между картами M.2 | Dell США». www.dell.com. Получено 24 марта 2020.
- ^ «Спецификация внешних кабелей PCI Express 1.0». В архиве из оригинала 10 февраля 2007 г.. Получено 9 февраля 2007.
- ^ «Спецификация внешних кабелей PCI Express завершена PCI-SIG». PCI SIG. 7 февраля 2007 г. Архивировано с оригинал 26 ноября 2013 г.. Получено 7 декабря 2012.
- ^ а б c «PCI SIG обсуждает M ‐ PCIe oculink и PCIe 4-го поколения», Реестр, Великобритания, 13 сентября 2013 г., в архиве из оригинала 29 июня 2017 г.
- ^ Антон Шилов. PCI SIG завершит разработку внешнего PCI Express OCuLink этой осенью В архиве 2015-06-27 на Wayback Machine. KitGuru. 26 июня 2015 г.
- ^ а б OCuLink 2-го поколения В архиве 2017-03-13 в Wayback Machine
- ^ «Универсальные решения ввода-вывода Supermicro (UIO)». Supermicro.com. В архиве из оригинала 24 марта 2014 г.. Получено 24 марта 2014.
- ^ «Приготовьтесь к тестированию M-PCIe», Дизайн печатной платы, EDN
- ^ «Часто задаваемые вопросы о PCI Express 4.0». pcisig.com. PCI-SIG. Архивировано из оригинал 18 мая 2014 г.. Получено 18 мая 2014.
- ^ а б c «Часто задаваемые вопросы о PCI Express 3.0». pcisig.com. PCI-SIG. Архивировано из оригинал 1 февраля 2014 г.. Получено 1 мая 2014.
- ^ "Что вообще означает GT / s?". TM World. В архиве из оригинала 14 августа 2012 г.. Получено 7 декабря 2012.
- ^ «Результат 12.2». SE: Eiscat. Архивировано из оригинал 17 августа 2010 г.. Получено 7 декабря 2012.
- ^ PCI SIG, в архиве из оригинала 6 июля 2008 г.
- ^ «Объявлена спецификация PCI Express Base 2.0» (PDF) (Пресс-релиз). PCI-SIG. 15 января 2007 г. Архивировано с оригинал (PDF) 4 марта 2007 г.. Получено 9 февраля 2007. - обратите внимание, что в этом пресс-релизе термин совокупная пропускная способность относится к сумме входящей и исходящей пропускной способности; используя эту терминологию, совокупная полоса пропускания полнодуплексного 100BASE-TX составляет 200 Мбит / с.
- ^ Смит, Тони (11 октября 2006 г.). «Опубликован окончательный проект спецификации PCI Express 2.0». Реестр. В архиве из оригинала 29 января 2007 г.. Получено 9 февраля 2007.
- ^ Ки, Гэри; Финк, Уэсли (21 мая 2007 г.). «Intel P35: расширяется массовый набор микросхем Intel». АнандТех. В архиве из оригинала 23 мая 2007 г.. Получено 21 мая 2007.
- ^ Хьюнь, Ань (8 февраля 2007 г.). "NVIDIA" MCP72 "Подробности раскрыты". АнандТех. Архивировано из оригинал 10 февраля 2007 г.. Получено 9 февраля 2007.
- ^ "Краткое описание набора микросхем Intel P35 Express" (PDF). Intel. В архиве (PDF) из оригинала 26 сентября 2007 г.. Получено 5 сентября 2007.
- ^ Хахман, Марк (5 августа 2009 г.). «Спецификация PCI Express 3.0 продлена до 2010 года». PC Mag. В архиве из оригинала 7 января 2014 г.. Получено 7 декабря 2012.
- ^ «Пропускная способность PCI Express 3.0: 8,0 гигатрансферов / с». ExtremeTech. 9 августа 2007 г. В архиве из оригинала 24 октября 2007 г.. Получено 5 сентября 2007.
- ^ «Специализированная группа по интересам PCI публикует стандарт PCI Express 3.0». X bit labs. 18 ноября 2010. Архивировано с оригинал 21 ноября 2010 г.. Получено 18 ноября 2010.
- ^ «Раскрыты спецификации PCIe 3.1 и 4.0». eteknix.com. В архиве из оригинала от 1 февраля 2016 г.
- ^ «Кошелек или жизнь… Выпущен PCI Express 3.1!». synopsys.com. В архиве из оригинала от 23 марта 2015 г.
- ^ «Развитие PCI Express 4.0 до 16 ГТ / с, что вдвое превышает пропускную способность технологии PCI Express 3.0» (пресс-релиз). PCI-SIG. 29 ноября 2011. Архивировано с оригинал 23 декабря 2012 г.. Получено 7 декабря 2012.
- ^ https://pcisig.com/faq?field_category_value%5B%5D=pci_express_4.0#4415 В архиве 2016-10-20 на Wayback Machine
- ^ «PCIe 4.0 выходит на рынок, 5.0 - в лабораторию». EE Times. 26 июня 2016 г. В архиве с оригинала 28 августа 2016 г.. Получено 27 августа 2016.
- ^ «IDF: PCIe 4.0 läuft, PCIe 5.0 in Arbeit». Heise Online (на немецком). 18 августа 2016 г. В архиве с оригинала 19 августа 2016 г.. Получено 18 августа 2016.
- ^ а б Родился Эрик (8 июня 2017 г.). «Наконец-то вышла спецификация PCIe 4.0 со скоростью 16 ГТ / с». Технический отчет. В архиве из оригинала от 8 июня 2017 г.. Получено 8 июн 2017.
- ^ https://www.mellanox.com/page/press_release_item?id=1737
- ^ https://www.mellanox.com/page/press_release_item?id=1810
- ^ https://www-03.ibm.com/press/us/en/pressrelease/53452.wss
- ^ «NETINT представляет кодовую плотность с поддержкой PCIe 4.0 - технологии NETINT». NETINT Технологии. 17 июля 2018 г.. Получено 28 сентября 2018.
- ^ https://wccftech.com/amd-ryzen-3000-zen-2-desktop-am4-processors-launching-mid-2019/
- ^ Алькорн, Пол (3 июня 2019 г.). «Поддержка AMD Nixes PCIe 4.0 на старых материнских платах с Socket AM4, и вот почему». Оборудование Тома. В архиве с оригинала 10 июня 2019 г.. Получено 10 июн 2019.
- ^ Алькорн, Пол (10 января 2019 г.). «PCIe 4.0 может быть установлен на всех материнских платах AMD Socket AM4 (обновлено)». Оборудование Тома. В архиве с оригинала 10 июня 2019 г.. Получено 10 июн 2019.
- ^ Катресс, доктор Ян (13 августа 2020 г.). «Тигровое озеро IO и Power». Анандтех.
- ^ «PLDA объявляет о выпуске IP-адреса контроллера XpressRICH5 ™ PCIe 5.0 | PLDA.com». www.plda.com. Получено 28 июн 2018.
- ^ "XpressRICH5 для ASIC | PLDA.com". www.plda.com. Получено 28 июн 2018.
- ^ «Удвоение пропускной способности менее чем за два года: версия 5.0 базовой спецификации PCI Express®, версия 0.9 теперь доступна для участников». pcisig.com. Получено 12 декабря 2018.
- ^ «PCIe 5.0 готов к работе». tomshardware.com. Получено 18 января 2019.
- ^ https://www.businesswire.com/news/home/20190529005766/en/PCI-SIG%C2%AE-Achieves-32GTs-New-PCI-Express%C2%AE-5.0
- ^ https://www.pcgameshardware.de/Mainboard-Hardware-154107/News/PCI-Express50-China-stellt-ersten-Controller-vor-1337072/
- ^ а б https://www.businesswire.com/news/home/20190618005945/en/PCI-SIG%C2%AE-Announces-Upcoming-PCI-Express%C2%AE-6.0-Specification
- ^ https://www.anandtech.com/show/14559/pci-express-bandwidth-to-be-doubled-again-pcie-60-announced-spec-to-land-in-2021
- ^ https://www.phoronix.com/scan.php?page=news_item&px=PCI-Express-6.0-v0.5
- ^ Шилов, Антон. «Спецификация PCIe 6.0 достигла вехи: готов полный проект». Оборудование Тома. Оборудование Тома. Получено 5 ноября 2020.
- ^ «Демонстрация PLX демонстрирует PCIe через оптоволокно как межсоединение кластеризации центра обработки данных». Монтаж кабеля. Penn Well. Получено 29 августа 2012.
- ^ «Представлено второе поколение PCI Express Gen 2 по оптоволоконным системам». Аднако. 22 апреля 2011 г. В архиве из оригинала 4 октября 2012 г.. Получено 29 августа 2012.
- ^ «Активная оптическая кабельная система PCIe». В архиве с оригинала 30 декабря 2014 г.. Получено 23 октября 2015.
- ^ «Acer и Asus представят технологию Intel Thunderbolt Speed на ПК с Windows». Компьютерный мир. 14 сентября 2011 г. В архиве из оригинала 18 января 2012 г.. Получено 7 декабря 2012.
- ^ Кевин Пэрриш (28 июня 2013 г.). «Запуск PCIe для мобильных устройств; раскрыты спецификации PCIe 3.1, 4.0». Оборудование Тома. Получено 10 июля 2014.
- ^ «Спецификации PCI Express 4.0 Draft 0.7 и PIPE 4.4 - Что они значат для разработчиков? - Техническая статья Synopsys | ChipEstimate.com». www.chipestimate.com. Получено 28 июн 2018.
- ^ «Распиновка шины PCI Express 1x, 4x, 8x, 16x @». RU: Распиновки. В архиве из оригинала 25 ноября 2009 г.. Получено 7 декабря 2009.
- ^ «PHY-интерфейс для архитектуры PCI Express» (PDF) (версия 2.00 ред.). Intel. Архивировано из оригинал (PDF) 17 марта 2008 г.. Получено 21 мая 2008.
- ^ «Механический чертеж разъема PCI Express». Интерфейсная шина. Получено 7 декабря 2007.
- ^ «Схема FCi для разъемов PCIe» (PDF). FCI connect. Получено 7 декабря 2007.
- ^ <
- ^ БАЗОВАЯ СПЕЦИФИКАЦИЯ PCI EXPRESS, РЕД. 3.0 Таблица 4-24
- ^ «Компьютерная периферия и интерфейсы». Технические публикации Пуна. В архиве из оригинала 25 февраля 2014 г.. Получено 23 июля 2009.
- ^ «Все о различных кабелях и разъемах питания ПК». www.playtool.com. Получено 10 ноября 2018.
- ^ «NVIDIA представляет NVIDIA Quadro® Plex - квантовый скачок в визуальных вычислениях». Nvidia. 1 августа 2006 г. В архиве из оригинала 24 августа 2006 г.. Получено 14 июля 2018.
- ^ «Quadro Plex VCS - Расширенная визуализация и удаленная графика». nVidia. В архиве из оригинала 28 апреля 2011 г.. Получено 11 сентября 2010.
- ^ «XGP». ATI. AMD. Архивировано из оригинал 29 января 2010 г.. Получено 11 сентября 2010.
- ^ Выпущен внешний графический процессор Fujitsu-Siemens Amilo GraphicBooster для ноутбуков, 3 декабря 2008 г., в архиве из оригинала 16 октября 2015 г., получено 9 августа 2015
- ^ Графическая док-станция DynaVivid от Acer прибывает во Францию, а как насчет США?, 11 августа 2010 г., в архиве из оригинала 16 октября 2015 г., получено 9 августа 2015
- ^ Догерти, Стив (22 мая 2010 г.), «MSI продемонстрирует внешнее графическое решение GUS для ноутбуков на Computex», TweakTown
- ^ Хеллстрем, Джерри (9 августа 2011 г.), "ExpressCard пытается вытащить (не очень) быстрый?", Перспектива ПК (передовая), в архиве из оригинала на 1 февраля 2016 г.
- ^ «PE4H V3.2 (адаптер PCIe x16)». Hwtools.net. В архиве из оригинала 14 февраля 2014 г.. Получено 5 февраля 2014.
- ^ О'Брайен, Кевин (8 сентября 2010 г.), «Как обновить видеокарту ноутбука с помощью DIY ViDOCK», Обзор ноутбука, в архиве из оригинала 13 декабря 2013 г.
- ^ Лал Шимпи, Ананд (7 сентября 2011 г.), "Устройства Thunderbolt просачиваются: Magma's ExpressBox 3T", АнандТех, в архиве из оригинала 4 марта 2016 г.
- ^ «Внешний корпус для графического процессора MSI GUS II с Thunderbolt». Грани (руки вверх). В архиве из оригинала 13 февраля 2012 г.. Получено 12 февраля 2012.
- ^ «Графика PCI Express, Thunderbolt», Оборудование Тома
- ^ "Шасси M logics M link Thunderbold не поставляется", Engadget, 13 декабря 2012 г., в архиве с оригинала 25 июня 2017 г.
- ^ Бернс, Крис (17 октября 2017 г.), «Подробно о Razer Blade Stealth и Core V2 2017», SlashGear, в архиве из оригинала 17 октября 2017 г.
- ^ «Ассоциация CompactFlash готовит формат XQD следующего поколения, обещает скорость записи 125 МБ / с и выше». Engadget. 8 декабря 2011 г. В архиве из оригинала 19 мая 2014 г.. Получено 18 мая 2014.
- ^ Жолт Керекеш (декабрь 2011 г.). «Что такого особенного в дизайне накопителей Fusion-io ioDrives / PCIe SSD?». storagesearch.com. В архиве из оригинала 23 сентября 2013 г.. Получено 2 октября 2013.
- ^ «Обзор Fusion-io ioDrive Duo Enterprise PCIe». storagereview.com. 16 июля 2012 г. Архивировано с оригинал 4 октября 2013 г.. Получено 2 октября 2013.
- ^ «OCZ Demos 4 TiB, 16 TiB Solid State Drive for Enterprise». X-bit labs. Архивировано из оригинал 25 марта 2013 г.. Получено 7 декабря 2012.
- ^ «Включение приложений высокоскоростного хранения с помощью SATA Express». SATA-IO. В архиве из оригинала 27 ноября 2012 г.. Получено 7 декабря 2012.
- ^ «Карта SATA M.2». SATA-IO. В архиве из оригинала 3 октября 2013 г.. Получено 14 сентября 2013.
- ^ «SCSI Express». Торговая ассоциация SCSI. Архивировано из оригинал 27 января 2013 г.. Получено 27 декабря 2012.
- ^ Медури, Виджай (24 января 2011 г.). «Пример использования PCI Express как высокопроизводительного межсоединения кластера». HPCwire. В архиве из оригинала 14 января 2013 г.. Получено 7 декабря 2012.
- ^ Эван Кобленц (3 февраля 2017 г.). «Новая задержка PCI Express 4.0 может открыть возможности для альтернатив следующего поколения». Tech Republic. В архиве с оригинала на 1 апреля 2017 г.. Получено 31 марта 2017.
- ^ Катресс, Ян. «Выпущена спецификация CXL 1.0: новое отраслевое высокоскоростное соединение от Intel». www.anandtech.com. Получено 9 августа 2019.
- ^ "Список интеграторов | PCI-SIG". pcisig.com. Получено 27 марта 2019.
дальнейшее чтение
- Будрук, Рави; Андерсон, Дон; Шенли, Том (2003), Винклс, Джозеф Джо (редактор), Архитектура системы PCI Express, Архитектура системы Mind Share PC, Эддисон-Уэсли, ISBN 978-0-321-15630-3, 1120 с.
- Солари, Эдвард; Конгдон, Брэд (2003), Полный справочник по PCI Express: значение дизайна для разработчиков оборудования и программного обеспечения, Intel, ISBN 978-0-9717861-9-6, 1056 с.
- Вилен, Адам; Шаде, Джастин П.; Торнбург, Рон (апрель 2003 г.), Введение в PCI Express: Руководство разработчика оборудования и программного обеспечения, Intel, ISBN 978-0-9702846-9-3, 325 с.